The Design and Implementation of the FreeBSD Operating System, Second Edition
Now available: The Design and Implementation of the FreeBSD Operating System (Second Edition)


[ source navigation ] [ diff markup ] [ identifier search ] [ freetext search ] [ file search ] [ list types ] [ track identifier ]

FreeBSD/Linux Kernel Cross Reference
sys/dev/bxe/57711_int_offsets.h

Version: -  FREEBSD  -  FREEBSD-13-STABLE  -  FREEBSD-13-0  -  FREEBSD-12-STABLE  -  FREEBSD-12-0  -  FREEBSD-11-STABLE  -  FREEBSD-11-0  -  FREEBSD-10-STABLE  -  FREEBSD-10-0  -  FREEBSD-9-STABLE  -  FREEBSD-9-0  -  FREEBSD-8-STABLE  -  FREEBSD-8-0  -  FREEBSD-7-STABLE  -  FREEBSD-7-0  -  FREEBSD-6-STABLE  -  FREEBSD-6-0  -  FREEBSD-5-STABLE  -  FREEBSD-5-0  -  FREEBSD-4-STABLE  -  FREEBSD-3-STABLE  -  FREEBSD22  -  l41  -  OPENBSD  -  linux-2.6  -  MK84  -  PLAN9  -  xnu-8792 
SearchContext: -  none  -  3  -  10 

    1 /*-
    2  * SPDX-License-Identifier: BSD-2-Clause
    3  *
    4  * Copyright (c) 2007-2017 QLogic Corporation. All rights reserved.
    5  *
    6  * Redistribution and use in source and binary forms, with or without
    7  * modification, are permitted provided that the following conditions
    8  * are met:
    9  *
   10  * 1. Redistributions of source code must retain the above copyright
   11  *    notice, this list of conditions and the following disclaimer.
   12  * 2. Redistributions in binary form must reproduce the above copyright
   13  *    notice, this list of conditions and the following disclaimer in the
   14  *    documentation and/or other materials provided with the distribution.
   15  *
   16  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
   17  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
   18  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
   19  * ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS
   20  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
   21  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
   22  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
   23  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
   24  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
   25  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
   26  * THE POSSIBILITY OF SUCH DAMAGE.
   27  */
   28 
   29 #include <sys/cdefs.h>
   30 __FBSDID("$FreeBSD$");
   31 
   32 
   33 static const struct iro e1h_iro_arr[385] = {
   34         {     0x40,      0x0,      0x0,      0x0,      0x0},    // COMMON_SB_SIZE
   35         {     0x40,      0x0,      0x0,      0x0,      0x0},    // COMMON_SB_DATA_SIZE
   36         {     0x28,      0x0,      0x0,      0x0,      0x0},    // COMMON_SP_SB_SIZE
   37         {     0x10,      0x0,      0x0,      0x0,      0x0},    // COMMON_SP_SB_DATA_SIZE
   38         {     0x40,      0x0,      0x0,      0x0,      0x0},    // COMMON_DYNAMIC_HC_CONFIG_SIZE
   39         {     0x10,      0x0,      0x0,      0x0,      0x0},    // COMMON_ASM_ASSERT_MSG_SIZE
   40         {      0x8,      0x0,      0x0,      0x0,      0x0},    // COMMON_ASM_ASSERT_INDEX_SIZE
   41         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_ASM_INVALID_ASSERT_OPCODE
   42         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_RAM1_TEST_EVENT_ID
   43         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_EVENT_ID
   44         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_1_OFFSET
   45         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_2_OFFSET
   46         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_3_OFFSET
   47         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_1_RESULT_OFFSET
   48         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_2_RESULT_OFFSET
   49         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_3_RESULT_OFFSET
   50         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_1_MASK
   51         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_2_MASK
   52         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_INBOUND_INTERRUPT_TEST_AGG_INT_3_MASK
   53         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_TEST_AGG_INT
   54         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_TEST_EVENTID
   55         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_PCI_READ_OPCODE
   56         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_LOAD_CONTEXT_OPCODE
   57         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_LOAD_CONTEXT_INCVAL
   58         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_LOAD_CONTEXT_REGION
   59         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_LOAD_CONTEXT_CID
   60         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_LOAD_CONTEXT_RUN_PBF_ECHO_TEST
   61         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_QM_PAUSE_OPCODE
   62         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_TEST_UNUSED_FOCS_SUCCESS_OPCODE_VALUE
   63         {      0x0,      0x0,      0x0,      0x0,      0x0},    // COMMON_KUKU_TEST_UNUSED_FOCS_OPCODE_VALUE
   64         {   0x9000,     0x10,      0x0,      0x0,      0x8},    // XSTORM_SPQ_PAGE_BASE_OFFSET(funcId)
   65         {   0x9008,     0x10,      0x0,      0x0,      0x2},    // XSTORM_SPQ_PROD_OFFSET(funcId)
   66         {   0x9000,     0x10,      0x0,      0x0,     0x10},    // XSTORM_SPQ_DATA_OFFSET(funcId)
   67         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_HIGIG_HDR_LENGTH_OFFSET(portId)
   68         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VF_SPQ_PAGE_BASE_OFFSET(vfId)
   69         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VF_SPQ_PROD_OFFSET(vfId)
   70         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VF_SPQ_DATA_OFFSET(vfId)
   71         {   0x93b8,      0x1,      0x4,      0x0,      0x1},    // XSTORM_JUMBO_SUPPORT_OFFSET(pfId)
   72         {   0x93c0,      0x0,      0x0,      0x0,      0x2},    // XSTORM_COMMON_IP_ID_MASK_OFFSET
   73         {   0x93c8,      0x0,      0x0,      0x0,      0x8},    // XSTORM_COMMON_RTC_PARAMS_OFFSET
   74         {   0x93cc,      0x0,      0x0,      0x0,      0x2},    // XSTORM_COMMON_RTC_RESOLUTION_OFFSET
   75         {   0x93d0,      0x0,      0x0,      0x0,      0x8},    // XSTORM_FW_VERSION_OFFSET
   76         {   0x9720,     0x40,      0x0,      0x0,     0x40},    // XSTORM_LICENSE_VALUES_OFFSET(pfId)
   77         {   0x93e0,     0x80,      0x0,      0x0,     0x48},    // XSTORM_CMNG_PER_PORT_VARS_OFFSET(portId)
   78         {   0x94e0,     0x40,      0x0,      0x0,      0x8},    // XSTORM_RATE_SHAPING_PER_VN_VARS_OFFSET(pfId)
   79         {   0x94f0,     0x40,      0x0,      0x0,     0x18},    // XSTORM_FAIRNESS_PER_VN_VARS_OFFSET(pfId)
   80         {   0xa000,     0x28,      0x0,      0x0,     0x28},    // XSTORM_PER_QUEUE_STATS_OFFSET(xStatQueueId)
   81         {   0xc0c0,      0x8,      0x0,      0x0,      0x1},    // XSTORM_FUNC_EN_OFFSET(funcId)
   82         {   0xc0c1,      0x8,      0x0,      0x0,      0x1},    // XSTORM_VF_TO_PF_OFFSET(funcId)
   83         {   0xc0c2,      0x8,      0x0,      0x0,      0x1},    // XSTORM_RECORD_SLOW_PATH_OFFSET(funcId)
   84         {   0x2008,     0x10,      0x0,      0x0,     0x10},    // XSTORM_ASSERT_LIST_OFFSET(assertListEntry)
   85         {   0x2000,      0x0,      0x0,      0x0,      0x8},    // XSTORM_ASSERT_LIST_INDEX_OFFSET
   86         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_TIME_SYNC_TEST_ADDRESS_OFFSET
   87         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PCI_READ_KUKUE_CODE_OPPCOE
   88         {      0x0,      0x0,      0x0,      0x0,      0x0},    // LOAD_CONTEXT_KUKUE_CODE_OPPCOE
   89         {      0x0,      0x0,      0x0,      0x0,      0x0},    // QM_PAUSE_KUKUE_CODE_OPPCOE
   90         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PAUSE_TEST_XOFF_PORT0_KUKUE_CODE_OPPCOE
   91         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PAUSE_TEST_XON_PORT0_KUKUE_CODE_OPPCOE
   92         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PAUSE_TEST_XOFF_PORT1_KUKUE_CODE_OPPCOE
   93         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PAUSE_TEST_XON_PORT1_KUKUE_CODE_OPPCOE
   94         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TEST_UNUSED_FOCS_KUKUE_CODE_OPPCOE
   95         {      0x0,      0x0,      0x0,      0x0,      0x0},    // PBF_ECHO_KUKUE_CODE_OPPCOE
   96         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TIME_SYNC_PORT0_KUKUE_CODE_OPPCOE
   97         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TIME_SYNC_PORT1_KUKUE_CODE_OPPCOE
   98         {      0x0,      0x0,      0x0,      0x0,      0x0},    // IGU_TEST_KUKUE_CODE_OPPCOE
   99         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_AGG_INT_INITIAL_CLEANUP_INDEX
  100         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_AGG_INT_FINAL_CLEANUP_INDEX
  101         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_AGG_INT_FINAL_CLEANUP_COMP_TYPE
  102         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_ERROR_HANDLER_STATISTICS_RAM_OFFSET
  103         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_LB_PHYSICAL_QUEUES_INFO_OFFSET
  104         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_QUEUE_ZONE_OFFSET(queueId)
  105         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VF_ZONE_OFFSET(vfId)
  106         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_FIVE_TUPLE_SRC_EN_OFFSET
  107         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_E2_INTEG_RAM_OFFSET
  108         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_QM_OPPORTUNISTIC_RAM_OFFSET
  109         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_SIDE_INFO_INPUT_LSB_OFFSET
  110         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_E2_INTEG_VLAN_ID_OFFSET
  111         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_E2_INTEG_VLAN_ID_EN_OFFSET
  112         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VFC_TEST_LINE_OFFSET
  113         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VFC_TEST_RESULT_OFFSET
  114         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_VFC_OP_GEN_VALUE
  115         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_INBOUND_INTERRUPT_TEST_VF_INFO_SIZE_IN_BYTES
  116         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_1_INDEX
  117         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_2_INDEX
  118         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_3_INDEX
  119         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_DPM_BUFFER_OFFSET
  120         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_TEST_OPCODE_OFFSET
  121         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_LOAD_CONTEXT_TEST_OFFSET
  122         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_OP_GEN_VALUE
  123         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_QM_PAUSE_TEST_QUEUE_MASK_OFFSET
  124         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_QM_PAUSE_TEST_GROUP_OFFSET
  125         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_QM_PAUSE_TEST_PORT_OFFSET
  126         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_OPCODE
  127         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_INCVAL
  128         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_REGION
  129         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_RUN_PBF_ECHO_TEST
  130         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_CID
  131         {      0x0,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_PBF_ECHO_SUCCESS_VALUE
  132         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_KUKU_TIME_SYNC_FLG_OFFSET(funcId)
  133         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_INDIRECTION_TABLE_ENTRY_SIZE
  134         {   0x1ec8,      0x0,      0x0,      0x0,      0x8},    // TSTORM_COMMON_RTC_PARAMS_OFFSET
  135         {   0x2008,     0x10,      0x0,      0x0,     0x10},    // TSTORM_ASSERT_LIST_OFFSET(assertListEntry)
  136         {   0x2000,      0x0,      0x0,      0x0,      0x8},    // TSTORM_ASSERT_LIST_INDEX_OFFSET
  137         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_MEASURE_PCI_LATENCY_CTRL_OFFSET
  138         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_MEASURE_PCI_LATENCY_DATA_OFFSET
  139         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_AGG_MEASURE_PCI_LATENCY_INDEX
  140         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_AGG_MEASURE_PCI_LATENCY_COMP_TYPE
  141         {   0xa080,      0x8,      0x0,      0x0,      0x1},    // TSTORM_FUNC_EN_OFFSET(funcId)
  142         {   0xa081,      0x8,      0x0,      0x0,      0x1},    // TSTORM_VF_TO_PF_OFFSET(funcId)
  143         {   0xa082,      0x8,      0x0,      0x0,      0x1},    // TSTORM_RECORD_SLOW_PATH_OFFSET(funcId)
  144         {   0x9070,     0x38,      0x0,      0x0,     0x38},    // TSTORM_PER_QUEUE_STATS_OFFSET(tStatQueueId)
  145         {   0x1ed8,      0x0,      0x0,      0x0,      0x2},    // TSTORM_COMMON_SAFC_WORKAROUND_ENABLE_OFFSET
  146         {   0x1eda,      0x0,      0x0,      0x0,      0x2},    // TSTORM_COMMON_SAFC_WORKAROUND_TIMEOUT_10USEC_OFFSET
  147         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_ERROR_HANDLER_STATISTICS_RAM_OFFSET
  148         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_VFC_TEST_RSS_KEY_OFFSET(portId)
  149         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_QUEUE_ZONE_OFFSET(queueId)
  150         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_VF_ZONE_OFFSET(vfId)
  151         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_E2_INTEG_RAM_OFFSET
  152         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_LSB_SIDE_BAND_INFO_OFFSET
  153         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_MSB_SIDE_BAND_INFO_OFFSET
  154         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_VFC_TEST_LINE_OFFSET
  155         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_VFC_TEST_RESULT_OFFSET
  156         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_VFC_OP_GEN_VALUE
  157         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_INBOUND_INTERRUPT_TEST_VF_INFO_SIZE_IN_BYTES
  158         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_1_INDEX
  159         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_2_INDEX
  160         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_3_INDEX
  161         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_KUKU_TEST_OPCODE_OFFSET
  162         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_KUKU_LOAD_CONTEXT_TEST_OFFSET
  163         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_KUKU_OP_GEN_VALUE
  164         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PCI_READ_TEST_ADDRESS_LO_OFFSET
  165         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PCI_READ_TEST_ADDRESS_HI_OFFSET
  166         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PCI_READ_TEST_RAM_ADDRESS_OFFSET
  167         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PCI_READ_TEST_PCI_ENTITY_OFFSET
  168         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_TIME_SYNC_TEST_ADDRESS_OFFSET
  169         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_KUKU_NIG_PAUSE_TEST_MASK_OFFSET
  170         {   0xc000,     0x40,      0x0,      0x0,     0x40},    // CSTORM_STATUS_BLOCK_OFFSET(sbId)
  171         {   0xc800,     0x40,      0x0,      0x0,     0x40},    // CSTORM_STATUS_BLOCK_DATA_OFFSET(sbId)
  172         {   0xc82e,     0x40,      0x0,      0x0,      0x1},    // CSTORM_STATUS_BLOCK_DATA_STATE_OFFSET(sbId)
  173         {   0xc800,     0x40,      0x2,      0x0,      0x1},    // CSTORM_STATUS_BLOCK_DATA_TIMEOUT_OFFSET(sbId,hcIndex)
  174         {   0xc801,     0x40,      0x2,      0x0,      0x0},    // CSTORM_STATUS_BLOCK_DATA_FLAGS_OFFSET(sbId,hcIndex)
  175         {   0x8000,     0x40,      0x0,      0x0,     0x40},    // CSTORM_SYNC_BLOCK_OFFSET(sbId)
  176         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_HC_SYNC_LINE_INDEX_E2_OFFSET(hcIndex,sbId)
  177         {   0x8000,      0x8,     0x40,      0x0,      0x4},    // CSTORM_HC_SYNC_LINE_INDEX_E1X_OFFSET(hcIndex,sbId)
  178         {   0x8004,      0x8,     0x40,      0x0,      0x4},    // CSTORM_HC_SYNC_LINE_DHC_OFFSET(sbSyncLines,sbId)
  179         {   0xb000,     0x28,      0x0,      0x0,     0x28},    // CSTORM_SP_STATUS_BLOCK_OFFSET(pfId)
  180         {   0xb140,     0x10,      0x0,      0x0,     0x10},    // CSTORM_SP_STATUS_BLOCK_DATA_OFFSET(pfId)
  181         {   0xb14a,     0x10,      0x0,      0x0,      0x1},    // CSTORM_SP_STATUS_BLOCK_DATA_STATE_OFFSET(pfId)
  182         {   0x8800,     0x80,      0x0,      0x0,     0x80},    // CSTORM_SP_SYNC_BLOCK_OFFSET(pfId)
  183         {   0x8800,      0x8,     0x80,      0x0,      0x2},    // CSTORM_SP_HC_SYNC_LINE_INDEX_OFFSET(hcSpIndex,pfId)
  184         {   0x8c00,     0x40,      0x0,      0x0,     0x40},    // CSTORM_DYNAMIC_HC_CONFIG_OFFSET(pfId)
  185         {   0x2008,     0x10,      0x0,      0x0,     0x10},    // CSTORM_ASSERT_LIST_OFFSET(assertListEntry)
  186         {   0x2000,      0x0,      0x0,      0x0,      0x8},    // CSTORM_ASSERT_LIST_INDEX_OFFSET
  187         {   0x1250,      0x8,      0x0,      0x0,      0x1},    // CSTORM_FUNC_EN_OFFSET(funcId)
  188         {   0x1251,      0x8,      0x0,      0x0,      0x1},    // CSTORM_VF_TO_PF_OFFSET(funcId)
  189         {   0x1252,      0x8,      0x0,      0x0,      0x1},    // CSTORM_RECORD_SLOW_PATH_OFFSET(funcId)
  190         {   0x8e00,     0x10,      0x4,      0x0,      0x4},    // CSTORM_BYTE_COUNTER_OFFSET(sbId,dhcIndex)
  191         {   0x1290,     0x30,     0x18,      0x0,     0x10},    // CSTORM_EVENT_RING_DATA_OFFSET(pfId)
  192         {   0x1298,     0x30,     0x18,      0x0,      0x2},    // CSTORM_EVENT_RING_PROD_OFFSET(pfId)
  193         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_VF_PF_CHANNEL_STATE_OFFSET(vfId)
  194         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_VF_PF_CHANNEL_VALID_OFFSET(vfId)
  195         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_MODE_OFFSET
  196         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_ERROR_HANDLER_STATISTICS_RAM_OFFSET
  197         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_FINAL_CLEANUP_COMPLETE_OFFSET(funcId)
  198         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_QUEUE_ZONE_OFFSET(queueId)
  199         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_VF_ZONE_OFFSET(vfId)
  200         {      0x0,      0x0,      0x0,      0x0,      0x0},    // CSTORM_INBOUND_INTERRUPT_TEST_VF_INFO_SIZE_IN_BYTES
  201         {      0x0,      0x0,      0x0,      0x0,      0x0},    // CSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_1_INDEX
  202         {      0x0,      0x0,      0x0,      0x0,      0x0},    // CSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_2_INDEX
  203         {      0x0,      0x0,      0x0,      0x0,      0x0},    // CSTORM_INBOUND_INTERRUPT_TEST_AGG_INT_3_INDEX
  204         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_KUKU_TEST_OPCODE_OFFSET
  205         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_KUKU_LOAD_CONTEXT_TEST_OFFSET
  206         {      0x0,      0x0,      0x0,      0x0,      0x0},    // CSTORM_KUKU_OP_GEN_VALUE
  207         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_TEST_PF_ID_OFFSET
  208         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_TEST_VF_ID_OFFSET
  209         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_TEST_VF_VALID_OFFSET
  210         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_TEST_ADDRESS_OFFSET
  211         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // CSTORM_IGU_TEST_IGU_COMMAND_OFFSET
  212         {   0x8308,     0x80,      0x0,      0x0,     0x80},    // USTORM_INDIRECTION_TABLE_OFFSET(portId)
  213         {      0x1,      0x0,      0x0,      0x0,      0x0},    // USTORM_INDIRECTION_TABLE_ENTRY_SIZE
  214         {   0x2008,     0x10,      0x0,      0x0,     0x10},    // USTORM_ASSERT_LIST_OFFSET(assertListEntry)
  215         {   0x2000,      0x0,      0x0,      0x0,      0x8},    // USTORM_ASSERT_LIST_INDEX_OFFSET
  216         {   0x8500,      0x8,      0x0,      0x0,      0x1},    // USTORM_FUNC_EN_OFFSET(funcId)
  217         {   0x8501,      0x8,      0x0,      0x0,      0x1},    // USTORM_VF_TO_PF_OFFSET(funcId)
  218         {   0x8502,      0x8,      0x0,      0x0,      0x1},    // USTORM_RECORD_SLOW_PATH_OFFSET(funcId)
  219         {   0x6000,     0x38,      0x0,      0x0,     0x38},    // USTORM_PER_QUEUE_STATS_OFFSET(uStatQueueId)
  220         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_MEM_WORKAROUND_ADDRESS_OFFSET(pfId)
  221         {   0x8454,      0x8,      0x0,      0x0,      0x2},    // USTORM_ETH_PAUSE_ENABLED_OFFSET(portId)
  222         {   0x8456,      0x8,      0x0,      0x0,      0x2},    // USTORM_TOE_PAUSE_ENABLED_OFFSET(portId)
  223         {   0x8464,     0x10,      0x0,      0x0,      0x4},    // USTORM_MAX_PAUSE_TIME_USEC_OFFSET(portId)
  224         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_ERROR_HANDLER_STATISTICS_RAM_OFFSET
  225         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_QUEUE_ZONE_OFFSET(queueId)
  226         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_VF_ZONE_OFFSET(vfId)
  227         {      0x0,      0x0,      0x0,      0x0,      0x0},    // USTORM_INBOUND_INTERRUPT_TEST_VF_INFO_SIZE_IN_BYTES
  228         {      0x0,      0x0,      0x0,      0x0,      0x0},    // USTORM_INBOUND_INTERRUPT_TEST_AGG_INT_1_INDEX
  229         {      0x0,      0x0,      0x0,      0x0,      0x0},    // USTORM_INBOUND_INTERRUPT_TEST_AGG_INT_2_INDEX
  230         {      0x0,      0x0,      0x0,      0x0,      0x0},    // USTORM_INBOUND_INTERRUPT_TEST_AGG_INT_3_INDEX
  231         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_KUKU_TEST_OPCODE_OFFSET
  232         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_KUKU_LOAD_CONTEXT_TEST_OFFSET
  233         {      0x0,      0x0,      0x0,      0x0,      0x0},    // USTORM_KUKU_OP_GEN_VALUE
  234         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_PCI_READ_TEST_ADDRESS_LO_OFFSET
  235         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_PCI_READ_TEST_ADDRESS_HI_OFFSET
  236         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_PCI_READ_TEST_RAM_ADDRESS_OFFSET
  237         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_PCI_READ_TEST_PCI_ENTITY_OFFSET
  238         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_KUKU_NIG_PAUSE_TEST_MASK_OFFSET
  239         {   0x3000,     0x40,      0x0,      0x0,      0x8},    // TSTORM_FUNCTION_COMMON_CONFIG_OFFSET(pfId)
  240         {   0x3008,     0x40,      0x0,      0x0,     0x20},    // TSTORM_MAC_FILTER_CONFIG_OFFSET(pfId)
  241         {   0x3200,     0x20,      0x0,      0x0,     0x20},    // TSTORM_APPROXIMATE_MATCH_MULTICAST_FILTERING_OFFSET(pfId)
  242         {   0x37a8,      0x0,      0x0,      0x0,      0x8},    // TSTORM_ACCEPT_CLASSIFY_FAILED_OFFSET
  243         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_ACCEPT_CLASSIFY_FAIL_E2_ENABLE_OFFSET(portId)
  244         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_ACCEPT_CLASSIFY_FAIL_E2_VNIC_OFFSET(portId)
  245         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_CQE_PAGE_NEXT_OFFSET(portId,clientId)
  246         {   0xa000,      0x0,      0x0,      0x0,   0x2000},    // USTORM_AGG_DATA_OFFSET
  247         {   0x3ec1,      0x0,      0x0,      0x0,      0x1},    // USTORM_TPA_BTR_OFFSET
  248         {   0x3ee0,      0x0,      0x0,      0x0,      0x2},    // USTORM_ETH_DYNAMIC_HC_PARAM_OFFSET
  249         {   0x1e00,     0xe0,      0x8,      0x0,      0x8},    // USTORM_RX_PRODS_E1X_OFFSET(portId,clientId)
  250         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_RX_PRODS_E2_OFFSET(qzoneId)
  251         {   0x4000,      0x8,      0x0,      0x0,      0x1},    // XSTORM_TCP_GLOBAL_DEL_ACK_COUNTER_ENABLED_OFFSET(portId)
  252         {   0x4001,      0x8,      0x0,      0x0,      0x1},    // XSTORM_TCP_GLOBAL_DEL_ACK_COUNTER_MAX_COUNT_OFFSET(portId)
  253         {   0x4040,      0x8,      0x4,      0x0,      0x2},    // XSTORM_TCP_IPID_OFFSET(pfId)
  254         {   0x4060,      0x8,      0x4,      0x0,      0x4},    // XSTORM_TCP_TX_SWS_TIMER_VAL_OFFSET(pfId)
  255         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_TCP_TX_SWITCHING_EN_OFFSET(portId)
  256         {   0x4000,      0x8,      0x0,      0x0,      0x4},    // TSTORM_TCP_DUPLICATE_ACK_THRESHOLD_OFFSET(pfId)
  257         {   0x4004,      0x8,      0x0,      0x0,      0x4},    // TSTORM_TCP_MAX_CWND_OFFSET(pfId)
  258         {   0x4040,      0x0,      0x0,      0x0,      0x8},    // TSTORM_TCP_GLOBAL_PARAMS_OFFSET
  259         {   0x4048,      0x0,      0x0,      0x0,      0x8},    // TSTORM_TCP_ISLES_ARRAY_DESCRIPTOR_OFFSET
  260         {   0x8000,      0x0,      0x0,      0x0,     0x10},    // TSTORM_TCP_ISLES_ARRAY_OFFSET
  261         {   0x5040,      0x1,      0x4,      0x0,      0x1},    // XSTORM_TOE_LLC_SNAP_ENABLED_OFFSET(pfId)
  262         {   0x5000,      0x0,      0x0,      0x0,     0x20},    // XSTORM_OUT_OCTETS_OFFSET
  263         {   0x5008,     0x10,      0x0,      0x0,      0x4},    // TSTORM_TOE_MAX_SEG_RETRANSMIT_OFFSET(pfId)
  264         {   0x500c,     0x10,      0x0,      0x0,      0x1},    // TSTORM_TOE_DOUBT_REACHABILITY_OFFSET(pfId)
  265         {   0x52c7,      0x0,      0x0,      0x0,      0x1},    // TSTORM_TOE_MAX_DOMINANCE_VALUE_OFFSET
  266         {   0x52c6,      0x0,      0x0,      0x0,      0x1},    // TSTORM_TOE_DOMINANCE_THRESHOLD_OFFSET
  267         {   0x3000,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_CQ_CONS_PTR_LO_OFFSET(rssId,portId)
  268         {   0x3004,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_CQ_CONS_PTR_HI_OFFSET(rssId,portId)
  269         {   0x3008,     0x40,     0x20,      0x0,      0x2},    // CSTORM_TOE_CQ_PROD_OFFSET(rssId,portId)
  270         {   0x300a,     0x40,     0x20,      0x0,      0x2},    // CSTORM_TOE_CQ_CONS_OFFSET(rssId,portId)
  271         {   0x300c,     0x40,     0x20,      0x0,      0x1},    // CSTORM_TOE_CQ_NXT_PAGE_ADDR_VALID_OFFSET(rssId,portId)
  272         {   0x300d,     0x40,     0x20,      0x0,      0x1},    // CSTORM_TOE_STATUS_BLOCK_ID_OFFSET(rssId,portId)
  273         {   0x300e,     0x40,     0x20,      0x0,      0x1},    // CSTORM_TOE_STATUS_BLOCK_INDEX_OFFSET(rssId,portId)
  274         {   0x3010,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_CQ_NEXT_PAGE_BASE_ADDR_LO_OFFSET(rssId,portId)
  275         {   0x3014,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_CQ_NEXT_PAGE_BASE_ADDR_HI_OFFSET(rssId,portId)
  276         {   0x3018,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_DYNAMIC_HC_PROD_OFFSET(rssId,portId)
  277         {   0x301c,     0x40,     0x20,      0x0,      0x4},    // CSTORM_TOE_DYNAMIC_HC_CONS_OFFSET(rssId,portId)
  278         {   0x5000,    0x100,     0x80,      0x8,      0x4},    // USTORM_GRQ_CACHE_BD_LO_OFFSET(rssId,portId,grqBdId)
  279         {   0x5004,    0x100,     0x80,      0x8,      0x4},    // USTORM_GRQ_CACHE_BD_HI_OFFSET(rssId,portId,grqBdId)
  280         {      0xa,      0x0,      0x0,      0x0,      0x0},    // USTORM_TOE_GRQ_CACHE_NUM_BDS
  281         {   0x5068,    0x100,     0x80,      0x0,      0x1},    // USTORM_TOE_GRQ_LOCAL_PROD_OFFSET(rssId,portId)
  282         {   0x5069,    0x100,     0x80,      0x0,      0x1},    // USTORM_TOE_GRQ_LOCAL_CONS_OFFSET(rssId,portId)
  283         {   0x506c,    0x100,     0x80,      0x0,      0x2},    // USTORM_TOE_GRQ_CONS_OFFSET(rssId,portId)
  284         {   0x506e,    0x100,     0x80,      0x0,      0x2},    // USTORM_TOE_GRQ_PROD_OFFSET(rssId,portId)
  285         {   0x5070,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_GRQ_CONS_PTR_LO_OFFSET(rssId,portId)
  286         {   0x5074,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_GRQ_CONS_PTR_HI_OFFSET(rssId,portId)
  287         {   0x5066,    0x100,     0x80,      0x0,      0x2},    // USTORM_TOE_GRQ_BUF_SIZE_OFFSET(rssId,portId)
  288         {   0x5064,    0x100,     0x80,      0x0,      0x1},    // USTORM_TOE_CQ_NXT_PAGE_ADDR_VALID_OFFSET(rssId,portId)
  289         {   0x5060,    0x100,     0x80,      0x0,      0x2},    // USTORM_TOE_CQ_CONS_OFFSET(rssId,portId)
  290         {   0x5062,    0x100,     0x80,      0x0,      0x2},    // USTORM_TOE_CQ_PROD_OFFSET(rssId,portId)
  291         {   0x5050,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_CQ_NEXT_PAGE_BASE_ADDR_LO_OFFSET(rssId,portId)
  292         {   0x5054,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_CQ_NEXT_PAGE_BASE_ADDR_HI_OFFSET(rssId,portId)
  293         {   0x5058,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_CQ_CONS_PTR_LO_OFFSET(rssId,portId)
  294         {   0x505c,    0x100,     0x80,      0x0,      0x4},    // USTORM_TOE_CQ_CONS_PTR_HI_OFFSET(rssId,portId)
  295         {   0x507c,    0x100,     0x80,      0x0,      0x1},    // USTORM_TOE_STATUS_BLOCK_ID_OFFSET(rssId,portId)
  296         {   0x507d,    0x100,     0x80,      0x0,      0x1},    // USTORM_TOE_STATUS_BLOCK_INDEX_OFFSET(rssId,portId)
  297         {   0x4018,     0x10,      0x0,      0x0,      0x4},    // USTORM_TOE_TCP_PUSH_TIMER_TICKS_OFFSET(pfId)
  298         {   0x4090,     0x10,      0x0,      0x0,      0x4},    // USTORM_TOE_GRQ_XOFF_COUNTER_OFFSET(pfId)
  299         {   0x4098,     0x10,      0x0,      0x0,      0x4},    // USTORM_TOE_RCQ_XOFF_COUNTER_OFFSET(pfId)
  300         {   0x4110,      0x0,      0x0,      0x0,      0x2},    // USTORM_TOE_CQ_THR_LOW_OFFSET
  301         {   0x4112,      0x0,      0x0,      0x0,      0x2},    // USTORM_TOE_GRQ_THR_LOW_OFFSET
  302         {   0x4114,      0x0,      0x0,      0x0,      0x2},    // USTORM_TOE_CQ_THR_HIGH_OFFSET
  303         {   0x4116,      0x0,      0x0,      0x0,      0x2},    // USTORM_TOE_GRQ_THR_HIGH_OFFSET
  304         {   0x6040,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_TCP_VARS_FLAGS_OFFSET(pfId)
  305         {   0x6042,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_TCP_VARS_LSB_LOCAL_MAC_ADDR_OFFSET(pfId)
  306         {   0x6044,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_TCP_VARS_MID_LOCAL_MAC_ADDR_OFFSET(pfId)
  307         {   0x6046,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_TCP_VARS_MSB_LOCAL_MAC_ADDR_OFFSET(pfId)
  308         {   0x6080,      0x8,      0x0,      0x0,      0x8},    // TSTORM_ISCSI_RQ_SIZE_OFFSET(pfId)
  309         {   0x6000,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_PAGE_SIZE_OFFSET(pfId)
  310         {   0x6002,      0x8,      0x0,      0x0,      0x1},    // TSTORM_ISCSI_PAGE_SIZE_LOG_OFFSET(pfId)
  311         {   0x6004,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_NUM_OF_TASKS_OFFSET(pfId)
  312         {   0x60c0,      0x8,      0x0,      0x0,      0x8},    // TSTORM_ISCSI_ERROR_BITMAP_OFFSET(pfId)
  313         {   0x6100,      0x8,      0x0,      0x0,      0x4},    // TSTORM_ISCSI_L2_ISCSI_OOO_CID_TABLE_OFFSET(pfId)
  314         {   0x6104,      0x8,      0x0,      0x0,      0x1},    // TSTORM_ISCSI_L2_ISCSI_OOO_CLIENT_ID_TABLE_OFFSET(pfId)
  315         {   0x6140,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_L2_ISCSI_OOO_PROD_OFFSET(pfId)
  316         {   0x6144,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_L2_ISCSI_OOO_RX_BDS_THRSHLD_OFFSET(pfId)
  317         {   0x6142,      0x8,      0x0,      0x0,      0x2},    // TSTORM_ISCSI_L2_ISCSI_OOO_CONS_OFFSET(pfId)
  318         {   0x6180,      0x8,      0x0,      0x0,      0x4},    // TSTORM_ISCSI_TCP_LOCAL_ADV_WND_OFFSET(pfId)
  319         {   0x7000,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_PAGE_SIZE_OFFSET(pfId)
  320         {   0x7002,      0x8,      0x0,      0x0,      0x1},    // USTORM_ISCSI_PAGE_SIZE_LOG_OFFSET(pfId)
  321         {   0x7004,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_NUM_OF_TASKS_OFFSET(pfId)
  322         {   0x7040,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_R2TQ_SIZE_OFFSET(pfId)
  323         {   0x7044,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_CQ_SIZE_OFFSET(pfId)
  324         {   0x7046,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_CQ_SQN_SIZE_OFFSET(pfId)
  325         {   0x7660,      0x8,      0x0,      0x0,      0x8},    // USTORM_ISCSI_GLOBAL_BUF_PHYS_ADDR_OFFSET(pfId)
  326         {   0x7080,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_RQ_BUFFER_SIZE_OFFSET(pfId)
  327         {   0x7084,      0x8,      0x0,      0x0,      0x2},    // USTORM_ISCSI_RQ_SIZE_OFFSET(pfId)
  328         {   0x76a0,      0x8,      0x0,      0x0,      0x8},    // USTORM_ISCSI_ERROR_BITMAP_OFFSET(pfId)
  329         {   0x8040,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_TCP_VARS_TTL_OFFSET(pfId)
  330         {   0x8041,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_TCP_VARS_TOS_OFFSET(pfId)
  331         {   0x8042,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_TCP_VARS_FLAGS_OFFSET(pfId)
  332         {   0x8043,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_TCP_VARS_ADV_WND_SCL_OFFSET(pfId)
  333         {   0x8000,      0x8,      0x0,      0x0,      0x2},    // XSTORM_ISCSI_PAGE_SIZE_OFFSET(pfId)
  334         {   0x8002,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_PAGE_SIZE_LOG_OFFSET(pfId)
  335         {   0x8004,      0x8,      0x0,      0x0,      0x2},    // XSTORM_ISCSI_NUM_OF_TASKS_OFFSET(pfId)
  336         {   0x80c0,      0x8,      0x0,      0x0,      0x2},    // XSTORM_ISCSI_HQ_SIZE_OFFSET(pfId)
  337         {   0x80c2,      0x8,      0x0,      0x0,      0x2},    // XSTORM_ISCSI_SQ_SIZE_OFFSET(pfId)
  338         {   0x80c4,      0x8,      0x0,      0x0,      0x2},    // XSTORM_ISCSI_R2TQ_SIZE_OFFSET(pfId)
  339         {   0x8080,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR0_OFFSET(pfId)
  340         {   0x8081,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR1_OFFSET(pfId)
  341         {   0x8082,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR2_OFFSET(pfId)
  342         {   0x8083,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR3_OFFSET(pfId)
  343         {   0x8084,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR4_OFFSET(pfId)
  344         {   0x8085,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_MAC_ADDR5_OFFSET(pfId)
  345         {   0x8086,      0x8,      0x0,      0x0,      0x1},    // XSTORM_ISCSI_LOCAL_VLAN_OFFSET(pfId)
  346         {   0x6000,      0x8,      0x0,      0x0,      0x2},    // CSTORM_ISCSI_PAGE_SIZE_OFFSET(pfId)
  347         {   0x6002,      0x8,      0x0,      0x0,      0x1},    // CSTORM_ISCSI_PAGE_SIZE_LOG_OFFSET(pfId)
  348         {   0x6004,      0x8,      0x0,      0x0,      0x2},    // CSTORM_ISCSI_NUM_OF_TASKS_OFFSET(pfId)
  349         {   0x6042,     0xc0,     0x18,      0x0,      0x2},    // CSTORM_ISCSI_EQ_PROD_OFFSET(pfId,iscsiEqId)
  350         {   0x6040,     0xc0,     0x18,      0x0,      0x2},    // CSTORM_ISCSI_EQ_CONS_OFFSET(pfId,iscsiEqId)
  351         {   0x604c,     0xc0,     0x18,      0x0,      0x8},    // CSTORM_ISCSI_EQ_NEXT_PAGE_ADDR_OFFSET(pfId,iscsiEqId)
  352         {   0x6044,     0xc0,     0x18,      0x0,      0x8},    // CSTORM_ISCSI_EQ_NEXT_EQE_ADDR_OFFSET(pfId,iscsiEqId)
  353         {   0x6057,     0xc0,     0x18,      0x0,      0x1},    // CSTORM_ISCSI_EQ_NEXT_PAGE_ADDR_VALID_OFFSET(pfId,iscsiEqId)
  354         {   0x6054,     0xc0,     0x18,      0x0,      0x2},    // CSTORM_ISCSI_EQ_SB_NUM_OFFSET(pfId,iscsiEqId)
  355         {   0x6056,     0xc0,     0x18,      0x0,      0x1},    // CSTORM_ISCSI_EQ_SB_INDEX_OFFSET(pfId,iscsiEqId)
  356         {   0x6640,      0x8,      0x0,      0x0,      0x8},    // CSTORM_ISCSI_HQ_SIZE_OFFSET(pfId)
  357         {   0x6680,      0x8,      0x0,      0x0,      0x8},    // CSTORM_ISCSI_CQ_SIZE_OFFSET(pfId)
  358         {   0x66c0,      0x8,      0x0,      0x0,      0x8},    // CSTORM_ISCSI_CQ_SQN_SIZE_OFFSET(pfId)
  359         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_EQ_PROD_OFFSET(pfId)
  360         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_TIMER_PARAM_OFFSET
  361         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_TIMER_ARRAY_OFFSET
  362         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_FC_CRC_CNT_OFFSET
  363         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_EOFA_DEL_CNT_OFFSET
  364         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_MISS_FRAME_CNT_OFFSET
  365         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_SEQ_TIMEOUT_CNT_OFFSET
  366         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_DROP_SEQ_CNT_OFFSET
  367         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_FCOE_RX_DROP_PKT_CNT_OFFSET
  368         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_FCP_RX_PKT_CNT_OFFSET
  369         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_STAT_OFFSET
  370         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_DROP_PKT_CNT_OFFSET
  371         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_OFFSET
  372         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_CACHED_TCE_MNG_INFO_DWORD_ONE_OFFSET(cached_tbl_size)
  373         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_CACHED_TCE_MNG_INFO_DWORD_TWO_OFFSET(cached_tbl_size)
  374         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_CACHED_TCE_ENTRY_TCE_OFFSET
  375         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_CACHED_TCE_ENTRY_MNG_INFO_OFFSET
  376         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_CACHED_TCE_TBL_BIT_MAP_OFFSET
  377         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_WAIT_4_BD_READ_OFFSET
  378         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_WAKE_ANOTHER_THREAD_DATA_OFFSET
  379         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_WAKE_ANOTHER_THREAD_NON_DATA_OFFSET
  380         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_WAKE_ANOTHER_THREAD_ERR_OFFSET
  381         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_GLOBAL_TIMER_TASK_IN_USE_OFFSET
  382         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_DEL_CACHED_TASK_OFFSET
  383         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_SILENT_DROP_CACHED_TASK_OFFSET
  384         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_DEBUG_CACHED_TCE_OFFSET
  385         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_SEQ_CNT_ON_DROP_OFFSET
  386         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_SEQ_CNT_ON_CRC_ERROR_OFFSET
  387         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_SEQ_CNT_ON_ERROR_OFFSET
  388         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_PREVIOUS_THREAD_OFFSET
  389         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_CRC_ERR_DETECT_DATA_IN_OFFSET
  390         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_CRC_ERR_DETECT_READ_TCE_OFFSET
  391         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_CACHED_TCE_CRC_ERR_DETECT_DROP_ERR_OFFSET
  392         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_ERRORS_NUMBER_OFFSET
  393         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_SILENT_DROP_NUMBER_OFFSET
  394         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_SILENT_DROP_BITMAP_OFFSET
  395         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_ENABLE_CONN_RACE_OFFSET
  396         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_TASK_IN_USE_OFFSET
  397         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // USTORM_FCOE_DEBUG_PARAMS_CRC_ERROR_TASK_IN_USE_OFFSET
  398         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_FCOE_TIMER_PARAM_OFFSET
  399         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_TIMER_ARRAY_OFFSET
  400         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_STAT_FCOE_TX_PKT_CNT_OFFSET
  401         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_STAT_FCOE_TX_BYTE_CNT_OFFSET
  402         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_STAT_FCP_TX_PKT_CNT_OFFSET
  403         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_STAT_OFFSET
  404         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_DEBUG_ABTS_BLOCK_SQ_CNT_OFFSET
  405         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_DEBUG_CLEANUP_BLOCK_SQ_CNT_OFFSET
  406         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // XSTORM_DEBUG_OFFSET
  407         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_STAT_FCOE_VER_CNT_OFFSET
  408         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_STAT_FCOE_RX_PKT_CNT_OFFSET
  409         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_STAT_FCOE_RX_BYTE_CNT_OFFSET
  410         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_STAT_FCOE_RX_DROP_PKT_CNT_OFFSET
  411         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_STAT_OFFSET
  412         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PORT_DEBUG_WAIT_FOR_YOUR_TURN_SP_CNT_OFFSET
  413         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PORT_DEBUG_AFEX_ERROR_PACKETS_OFFSET
  414         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_PORT_DEBUG_OFFSET
  415         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_REORDER_DATA_OFFSET
  416         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_REORDER_WAITING_TABLE_OFFSET
  417         {      0x0,      0x0,      0x0,      0x0,      0x0},    // TSTORM_WAITING_LIST_SIZE
  418         {UNDEF_IRO,      0x0,      0x0,      0x0,      0x0},    // TSTORM_REORDER_WAITING_ENTRY_OFFSET
  419 };

Cache object: 49a1829be5febb71c079eeb606f282f9


[ source navigation ] [ diff markup ] [ identifier search ] [ freetext search ] [ file search ] [ list types ] [ track identifier ]


This page is part of the FreeBSD/Linux Linux Kernel Cross-Reference, and was automatically generated using a modified version of the LXR engine.