1 /*
2 * Copyright (c) 2017-2018 Cavium, Inc.
3 * All rights reserved.
4 *
5 * Redistribution and use in source and binary forms, with or without
6 * modification, are permitted provided that the following conditions
7 * are met:
8 *
9 * 1. Redistributions of source code must retain the above copyright
10 * notice, this list of conditions and the following disclaimer.
11 * 2. Redistributions in binary form must reproduce the above copyright
12 * notice, this list of conditions and the following disclaimer in the
13 * documentation and/or other materials provided with the distribution.
14 *
15 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
16 * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
17 * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
18 * ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
19 * LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
20 * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
21 * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
22 * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
23 * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
24 * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
25 * POSSIBILITY OF SUCH DAMAGE.
26 *
27 * $FreeBSD$
28 *
29 */
30
31 #ifndef __ECORE_HSI_ISCSI__
32 #define __ECORE_HSI_ISCSI__
33 /****************************************/
34 /* Add include to common storage target */
35 /****************************************/
36 #include "storage_common.h"
37
38 /*************************************************************************/
39 /* Add include to common iSCSI target for both eCore and protocol driver */
40 /************************************************************************/
41 #include "iscsi_common.h"
42
43 /*
44 * The iscsi storm connection context of Ystorm
45 */
46 struct ystorm_iscsi_conn_st_ctx
47 {
48 __le32 reserved[8];
49 };
50
51 /*
52 * Combined iSCSI and TCP storm connection of Pstorm
53 */
54 struct pstorm_iscsi_tcp_conn_st_ctx
55 {
56 __le32 tcp[32];
57 __le32 iscsi[4];
58 };
59
60 /*
61 * The combined tcp and iscsi storm context of Xstorm
62 */
63 struct xstorm_iscsi_tcp_conn_st_ctx
64 {
65 __le32 reserved_tcp[4];
66 __le32 reserved_iscsi[44];
67 };
68
69 struct e4_xstorm_iscsi_conn_ag_ctx
70 {
71 u8 cdu_validation /* cdu_validation */;
72 u8 state /* state */;
73 u8 flags0;
74 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_MASK 0x1 /* exist_in_qm0 */
75 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_SHIFT 0
76 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM1_MASK 0x1 /* exist_in_qm1 */
77 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM1_SHIFT 1
78 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED1_MASK 0x1 /* exist_in_qm2 */
79 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED1_SHIFT 2
80 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM3_MASK 0x1 /* exist_in_qm3 */
81 #define E4_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM3_SHIFT 3
82 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT4_MASK 0x1 /* bit4 */
83 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT4_SHIFT 4
84 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED2_MASK 0x1 /* cf_array_active */
85 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED2_SHIFT 5
86 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT6_MASK 0x1 /* bit6 */
87 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT6_SHIFT 6
88 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT7_MASK 0x1 /* bit7 */
89 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT7_SHIFT 7
90 u8 flags1;
91 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT8_MASK 0x1 /* bit8 */
92 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT8_SHIFT 0
93 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT9_MASK 0x1 /* bit9 */
94 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT9_SHIFT 1
95 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT10_MASK 0x1 /* bit10 */
96 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT10_SHIFT 2
97 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT11_MASK 0x1 /* bit11 */
98 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT11_SHIFT 3
99 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT12_MASK 0x1 /* bit12 */
100 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT12_SHIFT 4
101 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT13_MASK 0x1 /* bit13 */
102 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT13_SHIFT 5
103 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT14_MASK 0x1 /* bit14 */
104 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT14_SHIFT 6
105 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TX_TRUNCATE_MASK 0x1 /* bit15 */
106 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TX_TRUNCATE_SHIFT 7
107 u8 flags2;
108 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
109 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 0
110 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* timer1cf */
111 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 2
112 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* timer2cf */
113 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 4
114 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_MASK 0x3 /* timer_stop_all */
115 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_SHIFT 6
116 u8 flags3;
117 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
118 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 0
119 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
120 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 2
121 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
122 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 4
123 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF7_MASK 0x3 /* cf7 */
124 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF7_SHIFT 6
125 u8 flags4;
126 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF8_MASK 0x3 /* cf8 */
127 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF8_SHIFT 0
128 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF9_MASK 0x3 /* cf9 */
129 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF9_SHIFT 2
130 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF10_MASK 0x3 /* cf10 */
131 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF10_SHIFT 4
132 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF11_MASK 0x3 /* cf11 */
133 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF11_SHIFT 6
134 u8 flags5;
135 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF12_MASK 0x3 /* cf12 */
136 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF12_SHIFT 0
137 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF13_MASK 0x3 /* cf13 */
138 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF13_SHIFT 2
139 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF14_MASK 0x3 /* cf14 */
140 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF14_SHIFT 4
141 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_MASK 0x3 /* cf15 */
142 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_SHIFT 6
143 u8 flags6;
144 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF16_MASK 0x3 /* cf16 */
145 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF16_SHIFT 0
146 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF17_MASK 0x3 /* cf_array_cf */
147 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF17_SHIFT 2
148 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF18_MASK 0x3 /* cf18 */
149 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF18_SHIFT 4
150 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_MASK 0x3 /* cf19 */
151 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_SHIFT 6
152 u8 flags7;
153 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_MASK 0x3 /* cf20 */
154 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_SHIFT 0
155 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_MASK 0x3 /* cf21 */
156 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_SHIFT 2
157 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_MASK 0x3 /* cf22 */
158 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_SHIFT 4
159 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
160 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 6
161 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
162 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 7
163 u8 flags8;
164 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
165 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 0
166 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_MASK 0x1 /* cf3en */
167 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_SHIFT 1
168 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
169 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 2
170 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
171 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 3
172 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
173 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 4
174 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF7EN_MASK 0x1 /* cf7en */
175 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF7EN_SHIFT 5
176 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF8EN_MASK 0x1 /* cf8en */
177 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF8EN_SHIFT 6
178 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF9EN_MASK 0x1 /* cf9en */
179 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF9EN_SHIFT 7
180 u8 flags9;
181 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF10EN_MASK 0x1 /* cf10en */
182 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF10EN_SHIFT 0
183 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF11EN_MASK 0x1 /* cf11en */
184 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF11EN_SHIFT 1
185 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF12EN_MASK 0x1 /* cf12en */
186 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF12EN_SHIFT 2
187 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF13EN_MASK 0x1 /* cf13en */
188 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF13EN_SHIFT 3
189 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF14EN_MASK 0x1 /* cf14en */
190 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF14EN_SHIFT 4
191 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_EN_MASK 0x1 /* cf15en */
192 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_EN_SHIFT 5
193 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF16EN_MASK 0x1 /* cf16en */
194 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF16EN_SHIFT 6
195 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF17EN_MASK 0x1 /* cf_array_cf_en */
196 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF17EN_SHIFT 7
197 u8 flags10;
198 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF18EN_MASK 0x1 /* cf18en */
199 #define E4_XSTORM_ISCSI_CONN_AG_CTX_CF18EN_SHIFT 0
200 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_EN_MASK 0x1 /* cf19en */
201 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_EN_SHIFT 1
202 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_EN_MASK 0x1 /* cf20en */
203 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_EN_SHIFT 2
204 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_EN_MASK 0x1 /* cf21en */
205 #define E4_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_EN_SHIFT 3
206 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_EN_MASK 0x1 /* cf22en */
207 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_EN_SHIFT 4
208 #define E4_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_EN_MASK 0x1 /* cf23en */
209 #define E4_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_EN_SHIFT 5
210 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
211 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 6
212 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MORE_TO_SEND_DEC_RULE_EN_MASK 0x1 /* rule1en */
213 #define E4_XSTORM_ISCSI_CONN_AG_CTX_MORE_TO_SEND_DEC_RULE_EN_SHIFT 7
214 u8 flags11;
215 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TX_BLOCKED_EN_MASK 0x1 /* rule2en */
216 #define E4_XSTORM_ISCSI_CONN_AG_CTX_TX_BLOCKED_EN_SHIFT 0
217 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
218 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 1
219 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED3_MASK 0x1 /* rule4en */
220 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RESERVED3_SHIFT 2
221 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
222 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 3
223 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
224 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 4
225 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
226 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 5
227 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED1_MASK 0x1 /* rule8en */
228 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED1_SHIFT 6
229 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE9EN_MASK 0x1 /* rule9en */
230 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE9EN_SHIFT 7
231 u8 flags12;
232 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SQ_DEC_RULE_EN_MASK 0x1 /* rule10en */
233 #define E4_XSTORM_ISCSI_CONN_AG_CTX_SQ_DEC_RULE_EN_SHIFT 0
234 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE11EN_MASK 0x1 /* rule11en */
235 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE11EN_SHIFT 1
236 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED2_MASK 0x1 /* rule12en */
237 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED2_SHIFT 2
238 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED3_MASK 0x1 /* rule13en */
239 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED3_SHIFT 3
240 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE14EN_MASK 0x1 /* rule14en */
241 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE14EN_SHIFT 4
242 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE15EN_MASK 0x1 /* rule15en */
243 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE15EN_SHIFT 5
244 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE16EN_MASK 0x1 /* rule16en */
245 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE16EN_SHIFT 6
246 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE17EN_MASK 0x1 /* rule17en */
247 #define E4_XSTORM_ISCSI_CONN_AG_CTX_RULE17EN_SHIFT 7
248 u8 flags13;
249 #define E4_XSTORM_ISCSI_CONN_AG_CTX_R2TQ_DEC_RULE_EN_MASK 0x1 /* rule18en */
250 #define E4_XSTORM_ISCSI_CONN_AG_CTX_R2TQ_DEC_RULE_EN_SHIFT 0
251 #define E4_XSTORM_ISCSI_CONN_AG_CTX_HQ_DEC_RULE_EN_MASK 0x1 /* rule19en */
252 #define E4_XSTORM_ISCSI_CONN_AG_CTX_HQ_DEC_RULE_EN_SHIFT 1
253 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED4_MASK 0x1 /* rule20en */
254 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED4_SHIFT 2
255 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED5_MASK 0x1 /* rule21en */
256 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED5_SHIFT 3
257 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED6_MASK 0x1 /* rule22en */
258 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED6_SHIFT 4
259 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED7_MASK 0x1 /* rule23en */
260 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED7_SHIFT 5
261 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED8_MASK 0x1 /* rule24en */
262 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED8_SHIFT 6
263 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED9_MASK 0x1 /* rule25en */
264 #define E4_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED9_SHIFT 7
265 u8 flags14;
266 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT16_MASK 0x1 /* bit16 */
267 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT16_SHIFT 0
268 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT17_MASK 0x1 /* bit17 */
269 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT17_SHIFT 1
270 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT18_MASK 0x1 /* bit18 */
271 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT18_SHIFT 2
272 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT19_MASK 0x1 /* bit19 */
273 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT19_SHIFT 3
274 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT20_MASK 0x1 /* bit20 */
275 #define E4_XSTORM_ISCSI_CONN_AG_CTX_BIT20_SHIFT 4
276 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DUMMY_READ_DONE_MASK 0x1 /* bit21 */
277 #define E4_XSTORM_ISCSI_CONN_AG_CTX_DUMMY_READ_DONE_SHIFT 5
278 #define E4_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_MASK 0x3 /* cf23 */
279 #define E4_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_SHIFT 6
280 u8 byte2 /* byte2 */;
281 __le16 physical_q0 /* physical_q0 */;
282 __le16 physical_q1 /* physical_q1 */;
283 __le16 dummy_dorq_var /* physical_q2 */;
284 __le16 sq_cons /* word3 */;
285 __le16 sq_prod /* word4 */;
286 __le16 word5 /* word5 */;
287 __le16 slow_io_total_data_tx_update /* conn_dpi */;
288 u8 byte3 /* byte3 */;
289 u8 byte4 /* byte4 */;
290 u8 byte5 /* byte5 */;
291 u8 byte6 /* byte6 */;
292 __le32 reg0 /* reg0 */;
293 __le32 reg1 /* reg1 */;
294 __le32 reg2 /* reg2 */;
295 __le32 more_to_send_seq /* reg3 */;
296 __le32 reg4 /* reg4 */;
297 __le32 reg5 /* cf_array0 */;
298 __le32 hq_scan_next_relevant_ack /* cf_array1 */;
299 __le16 r2tq_prod /* word7 */;
300 __le16 r2tq_cons /* word8 */;
301 __le16 hq_prod /* word9 */;
302 __le16 hq_cons /* word10 */;
303 __le32 remain_seq /* reg7 */;
304 __le32 bytes_to_next_pdu /* reg8 */;
305 __le32 hq_tcp_seq /* reg9 */;
306 u8 byte7 /* byte7 */;
307 u8 byte8 /* byte8 */;
308 u8 byte9 /* byte9 */;
309 u8 byte10 /* byte10 */;
310 u8 byte11 /* byte11 */;
311 u8 byte12 /* byte12 */;
312 u8 byte13 /* byte13 */;
313 u8 byte14 /* byte14 */;
314 u8 byte15 /* byte15 */;
315 u8 e5_reserved /* e5_reserved */;
316 __le16 word11 /* word11 */;
317 __le32 reg10 /* reg10 */;
318 __le32 reg11 /* reg11 */;
319 __le32 exp_stat_sn /* reg12 */;
320 __le32 ongoing_fast_rxmit_seq /* reg13 */;
321 __le32 reg14 /* reg14 */;
322 __le32 reg15 /* reg15 */;
323 __le32 reg16 /* reg16 */;
324 __le32 reg17 /* reg17 */;
325 };
326
327 struct e4_tstorm_iscsi_conn_ag_ctx
328 {
329 u8 reserved0 /* cdu_validation */;
330 u8 state /* state */;
331 u8 flags0;
332 #define E4_TSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_MASK 0x1 /* exist_in_qm0 */
333 #define E4_TSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_SHIFT 0
334 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
335 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
336 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT2_MASK 0x1 /* bit2 */
337 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT2_SHIFT 2
338 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT3_MASK 0x1 /* bit3 */
339 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT3_SHIFT 3
340 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT4_MASK 0x1 /* bit4 */
341 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT4_SHIFT 4
342 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT5_MASK 0x1 /* bit5 */
343 #define E4_TSTORM_ISCSI_CONN_AG_CTX_BIT5_SHIFT 5
344 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
345 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 6
346 u8 flags1;
347 #define E4_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_MASK 0x3 /* timer1cf */
348 #define E4_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_SHIFT 0
349 #define E4_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_MASK 0x3 /* timer2cf */
350 #define E4_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_SHIFT 2
351 #define E4_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_MASK 0x3 /* timer_stop_all */
352 #define E4_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_SHIFT 4
353 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
354 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 6
355 u8 flags2;
356 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
357 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 0
358 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
359 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 2
360 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF7_MASK 0x3 /* cf7 */
361 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF7_SHIFT 4
362 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF8_MASK 0x3 /* cf8 */
363 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF8_SHIFT 6
364 u8 flags3;
365 #define E4_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_MASK 0x3 /* cf9 */
366 #define E4_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_SHIFT 0
367 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF10_MASK 0x3 /* cf10 */
368 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF10_SHIFT 2
369 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
370 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 4
371 #define E4_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_EN_MASK 0x1 /* cf1en */
372 #define E4_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_EN_SHIFT 5
373 #define E4_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_EN_MASK 0x1 /* cf2en */
374 #define E4_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_EN_SHIFT 6
375 #define E4_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_MASK 0x1 /* cf3en */
376 #define E4_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_SHIFT 7
377 u8 flags4;
378 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
379 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 0
380 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
381 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 1
382 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
383 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 2
384 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF7EN_MASK 0x1 /* cf7en */
385 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF7EN_SHIFT 3
386 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF8EN_MASK 0x1 /* cf8en */
387 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF8EN_SHIFT 4
388 #define E4_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_EN_MASK 0x1 /* cf9en */
389 #define E4_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_EN_SHIFT 5
390 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF10EN_MASK 0x1 /* cf10en */
391 #define E4_TSTORM_ISCSI_CONN_AG_CTX_CF10EN_SHIFT 6
392 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
393 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 7
394 u8 flags5;
395 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
396 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 0
397 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
398 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 1
399 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
400 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 2
401 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
402 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 3
403 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
404 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 4
405 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
406 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 5
407 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
408 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 6
409 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE8EN_MASK 0x1 /* rule8en */
410 #define E4_TSTORM_ISCSI_CONN_AG_CTX_RULE8EN_SHIFT 7
411 __le32 reg0 /* reg0 */;
412 __le32 reg1 /* reg1 */;
413 __le32 rx_tcp_checksum_err_cnt /* reg2 */;
414 __le32 reg3 /* reg3 */;
415 __le32 reg4 /* reg4 */;
416 __le32 reg5 /* reg5 */;
417 __le32 reg6 /* reg6 */;
418 __le32 reg7 /* reg7 */;
419 __le32 reg8 /* reg8 */;
420 u8 cid_offload_cnt /* byte2 */;
421 u8 byte3 /* byte3 */;
422 __le16 word0 /* word0 */;
423 };
424
425 struct e4_ustorm_iscsi_conn_ag_ctx
426 {
427 u8 byte0 /* cdu_validation */;
428 u8 byte1 /* state */;
429 u8 flags0;
430 #define E4_USTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
431 #define E4_USTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
432 #define E4_USTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
433 #define E4_USTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
434 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
435 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
436 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* timer1cf */
437 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
438 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* timer2cf */
439 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
440 u8 flags1;
441 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF3_MASK 0x3 /* timer_stop_all */
442 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF3_SHIFT 0
443 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
444 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 2
445 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
446 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 4
447 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
448 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 6
449 u8 flags2;
450 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
451 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
452 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
453 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
454 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
455 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
456 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF3EN_MASK 0x1 /* cf3en */
457 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF3EN_SHIFT 3
458 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
459 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 4
460 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
461 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 5
462 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
463 #define E4_USTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 6
464 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
465 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 7
466 u8 flags3;
467 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
468 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 0
469 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
470 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 1
471 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
472 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 2
473 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
474 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 3
475 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
476 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 4
477 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
478 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 5
479 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
480 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 6
481 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE8EN_MASK 0x1 /* rule8en */
482 #define E4_USTORM_ISCSI_CONN_AG_CTX_RULE8EN_SHIFT 7
483 u8 byte2 /* byte2 */;
484 u8 byte3 /* byte3 */;
485 __le16 word0 /* conn_dpi */;
486 __le16 word1 /* word1 */;
487 __le32 reg0 /* reg0 */;
488 __le32 reg1 /* reg1 */;
489 __le32 reg2 /* reg2 */;
490 __le32 reg3 /* reg3 */;
491 __le16 word2 /* word2 */;
492 __le16 word3 /* word3 */;
493 };
494
495 /*
496 * The iscsi storm connection context of Tstorm
497 */
498 struct tstorm_iscsi_conn_st_ctx
499 {
500 __le32 reserved[44];
501 };
502
503 struct e4_mstorm_iscsi_conn_ag_ctx
504 {
505 u8 reserved /* cdu_validation */;
506 u8 state /* state */;
507 u8 flags0;
508 #define E4_MSTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
509 #define E4_MSTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
510 #define E4_MSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
511 #define E4_MSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
512 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* cf0 */
513 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
514 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* cf1 */
515 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
516 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* cf2 */
517 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
518 u8 flags1;
519 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
520 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
521 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
522 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
523 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
524 #define E4_MSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
525 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
526 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 3
527 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
528 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 4
529 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
530 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 5
531 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
532 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 6
533 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
534 #define E4_MSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 7
535 __le16 word0 /* word0 */;
536 __le16 word1 /* word1 */;
537 __le32 reg0 /* reg0 */;
538 __le32 reg1 /* reg1 */;
539 };
540
541 /*
542 * Combined iSCSI and TCP storm connection of Mstorm
543 */
544 struct mstorm_iscsi_tcp_conn_st_ctx
545 {
546 __le32 reserved_tcp[20];
547 __le32 reserved_iscsi[12];
548 };
549
550 /*
551 * The iscsi storm context of Ustorm
552 */
553 struct ustorm_iscsi_conn_st_ctx
554 {
555 __le32 reserved[52];
556 };
557
558 /*
559 * iscsi connection context
560 */
561 struct e4_iscsi_conn_context
562 {
563 struct ystorm_iscsi_conn_st_ctx ystorm_st_context /* ystorm storm context */;
564 struct pstorm_iscsi_tcp_conn_st_ctx pstorm_st_context /* pstorm storm context */;
565 struct regpair pstorm_st_padding[2] /* padding */;
566 struct pb_context xpb2_context /* xpb2 context */;
567 struct xstorm_iscsi_tcp_conn_st_ctx xstorm_st_context /* xstorm storm context */;
568 struct regpair xstorm_st_padding[2] /* padding */;
569 struct e4_xstorm_iscsi_conn_ag_ctx xstorm_ag_context /* xstorm aggregative context */;
570 struct e4_tstorm_iscsi_conn_ag_ctx tstorm_ag_context /* tstorm aggregative context */;
571 struct regpair tstorm_ag_padding[2] /* padding */;
572 struct timers_context timer_context /* timer context */;
573 struct e4_ustorm_iscsi_conn_ag_ctx ustorm_ag_context /* ustorm aggregative context */;
574 struct pb_context upb_context /* upb context */;
575 struct tstorm_iscsi_conn_st_ctx tstorm_st_context /* tstorm storm context */;
576 struct regpair tstorm_st_padding[2] /* padding */;
577 struct e4_mstorm_iscsi_conn_ag_ctx mstorm_ag_context /* mstorm aggregative context */;
578 struct mstorm_iscsi_tcp_conn_st_ctx mstorm_st_context /* mstorm storm context */;
579 struct ustorm_iscsi_conn_st_ctx ustorm_st_context /* ustorm storm context */;
580 };
581
582 struct e5_xstorm_iscsi_conn_ag_ctx
583 {
584 u8 cdu_validation /* cdu_validation */;
585 u8 state_and_core_id /* state_and_core_id */;
586 u8 flags0;
587 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_MASK 0x1 /* exist_in_qm0 */
588 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_SHIFT 0
589 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM1_MASK 0x1 /* exist_in_qm1 */
590 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM1_SHIFT 1
591 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED1_MASK 0x1 /* exist_in_qm2 */
592 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED1_SHIFT 2
593 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM3_MASK 0x1 /* exist_in_qm3 */
594 #define E5_XSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM3_SHIFT 3
595 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT4_MASK 0x1 /* bit4 */
596 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT4_SHIFT 4
597 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED2_MASK 0x1 /* cf_array_active */
598 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED2_SHIFT 5
599 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT6_MASK 0x1 /* bit6 */
600 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT6_SHIFT 6
601 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT7_MASK 0x1 /* bit7 */
602 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT7_SHIFT 7
603 u8 flags1;
604 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT8_MASK 0x1 /* bit8 */
605 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT8_SHIFT 0
606 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT9_MASK 0x1 /* bit9 */
607 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT9_SHIFT 1
608 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT10_MASK 0x1 /* bit10 */
609 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT10_SHIFT 2
610 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT11_MASK 0x1 /* bit11 */
611 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT11_SHIFT 3
612 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT12_MASK 0x1 /* bit12 */
613 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT12_SHIFT 4
614 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT13_MASK 0x1 /* bit13 */
615 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT13_SHIFT 5
616 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT14_MASK 0x1 /* bit14 */
617 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT14_SHIFT 6
618 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TX_TRUNCATE_MASK 0x1 /* bit15 */
619 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TX_TRUNCATE_SHIFT 7
620 u8 flags2;
621 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
622 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 0
623 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* timer1cf */
624 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 2
625 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* timer2cf */
626 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 4
627 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_MASK 0x3 /* timer_stop_all */
628 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_SHIFT 6
629 u8 flags3;
630 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
631 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 0
632 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
633 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 2
634 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
635 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 4
636 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF7_MASK 0x3 /* cf7 */
637 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF7_SHIFT 6
638 u8 flags4;
639 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF8_MASK 0x3 /* cf8 */
640 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF8_SHIFT 0
641 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF9_MASK 0x3 /* cf9 */
642 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF9_SHIFT 2
643 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF10_MASK 0x3 /* cf10 */
644 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF10_SHIFT 4
645 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF11_MASK 0x3 /* cf11 */
646 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF11_SHIFT 6
647 u8 flags5;
648 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF12_MASK 0x3 /* cf12 */
649 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF12_SHIFT 0
650 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF13_MASK 0x3 /* cf13 */
651 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF13_SHIFT 2
652 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF14_MASK 0x3 /* cf14 */
653 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF14_SHIFT 4
654 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_MASK 0x3 /* cf15 */
655 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_SHIFT 6
656 u8 flags6;
657 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF16_MASK 0x3 /* cf16 */
658 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF16_SHIFT 0
659 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF17_MASK 0x3 /* cf_array_cf */
660 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF17_SHIFT 2
661 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF18_MASK 0x3 /* cf18 */
662 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF18_SHIFT 4
663 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_MASK 0x3 /* cf19 */
664 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_SHIFT 6
665 u8 flags7;
666 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_MASK 0x3 /* cf20 */
667 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_SHIFT 0
668 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_MASK 0x3 /* cf21 */
669 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_SHIFT 2
670 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_MASK 0x3 /* cf22 */
671 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_SHIFT 4
672 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
673 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 6
674 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
675 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 7
676 u8 flags8;
677 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
678 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 0
679 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_MASK 0x1 /* cf3en */
680 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_SHIFT 1
681 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
682 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 2
683 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
684 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 3
685 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
686 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 4
687 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF7EN_MASK 0x1 /* cf7en */
688 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF7EN_SHIFT 5
689 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF8EN_MASK 0x1 /* cf8en */
690 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF8EN_SHIFT 6
691 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF9EN_MASK 0x1 /* cf9en */
692 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF9EN_SHIFT 7
693 u8 flags9;
694 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF10EN_MASK 0x1 /* cf10en */
695 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF10EN_SHIFT 0
696 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF11EN_MASK 0x1 /* cf11en */
697 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF11EN_SHIFT 1
698 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF12EN_MASK 0x1 /* cf12en */
699 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF12EN_SHIFT 2
700 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF13EN_MASK 0x1 /* cf13en */
701 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF13EN_SHIFT 3
702 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF14EN_MASK 0x1 /* cf14en */
703 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF14EN_SHIFT 4
704 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_EN_MASK 0x1 /* cf15en */
705 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UPDATE_STATE_TO_BASE_CF_EN_SHIFT 5
706 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF16EN_MASK 0x1 /* cf16en */
707 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF16EN_SHIFT 6
708 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF17EN_MASK 0x1 /* cf_array_cf_en */
709 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF17EN_SHIFT 7
710 u8 flags10;
711 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF18EN_MASK 0x1 /* cf18en */
712 #define E5_XSTORM_ISCSI_CONN_AG_CTX_CF18EN_SHIFT 0
713 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_EN_MASK 0x1 /* cf19en */
714 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DQ_FLUSH_EN_SHIFT 1
715 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_EN_MASK 0x1 /* cf20en */
716 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MST_XCM_Q0_FLUSH_CF_EN_SHIFT 2
717 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_EN_MASK 0x1 /* cf21en */
718 #define E5_XSTORM_ISCSI_CONN_AG_CTX_UST_XCM_Q1_FLUSH_CF_EN_SHIFT 3
719 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_EN_MASK 0x1 /* cf22en */
720 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SLOW_PATH_EN_SHIFT 4
721 #define E5_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_EN_MASK 0x1 /* cf23en */
722 #define E5_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_EN_SHIFT 5
723 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
724 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 6
725 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MORE_TO_SEND_DEC_RULE_EN_MASK 0x1 /* rule1en */
726 #define E5_XSTORM_ISCSI_CONN_AG_CTX_MORE_TO_SEND_DEC_RULE_EN_SHIFT 7
727 u8 flags11;
728 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TX_BLOCKED_EN_MASK 0x1 /* rule2en */
729 #define E5_XSTORM_ISCSI_CONN_AG_CTX_TX_BLOCKED_EN_SHIFT 0
730 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
731 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 1
732 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED3_MASK 0x1 /* rule4en */
733 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RESERVED3_SHIFT 2
734 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
735 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 3
736 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
737 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 4
738 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
739 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 5
740 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED1_MASK 0x1 /* rule8en */
741 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED1_SHIFT 6
742 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE9EN_MASK 0x1 /* rule9en */
743 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE9EN_SHIFT 7
744 u8 flags12;
745 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SQ_DEC_RULE_EN_MASK 0x1 /* rule10en */
746 #define E5_XSTORM_ISCSI_CONN_AG_CTX_SQ_DEC_RULE_EN_SHIFT 0
747 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE11EN_MASK 0x1 /* rule11en */
748 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE11EN_SHIFT 1
749 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED2_MASK 0x1 /* rule12en */
750 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED2_SHIFT 2
751 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED3_MASK 0x1 /* rule13en */
752 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED3_SHIFT 3
753 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE14EN_MASK 0x1 /* rule14en */
754 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE14EN_SHIFT 4
755 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE15EN_MASK 0x1 /* rule15en */
756 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE15EN_SHIFT 5
757 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE16EN_MASK 0x1 /* rule16en */
758 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE16EN_SHIFT 6
759 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE17EN_MASK 0x1 /* rule17en */
760 #define E5_XSTORM_ISCSI_CONN_AG_CTX_RULE17EN_SHIFT 7
761 u8 flags13;
762 #define E5_XSTORM_ISCSI_CONN_AG_CTX_R2TQ_DEC_RULE_EN_MASK 0x1 /* rule18en */
763 #define E5_XSTORM_ISCSI_CONN_AG_CTX_R2TQ_DEC_RULE_EN_SHIFT 0
764 #define E5_XSTORM_ISCSI_CONN_AG_CTX_HQ_DEC_RULE_EN_MASK 0x1 /* rule19en */
765 #define E5_XSTORM_ISCSI_CONN_AG_CTX_HQ_DEC_RULE_EN_SHIFT 1
766 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED4_MASK 0x1 /* rule20en */
767 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED4_SHIFT 2
768 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED5_MASK 0x1 /* rule21en */
769 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED5_SHIFT 3
770 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED6_MASK 0x1 /* rule22en */
771 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED6_SHIFT 4
772 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED7_MASK 0x1 /* rule23en */
773 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED7_SHIFT 5
774 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED8_MASK 0x1 /* rule24en */
775 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED8_SHIFT 6
776 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED9_MASK 0x1 /* rule25en */
777 #define E5_XSTORM_ISCSI_CONN_AG_CTX_A0_RESERVED9_SHIFT 7
778 u8 flags14;
779 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT16_MASK 0x1 /* bit16 */
780 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT16_SHIFT 0
781 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT17_MASK 0x1 /* bit17 */
782 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT17_SHIFT 1
783 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT18_MASK 0x1 /* bit18 */
784 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT18_SHIFT 2
785 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT19_MASK 0x1 /* bit19 */
786 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT19_SHIFT 3
787 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT20_MASK 0x1 /* bit20 */
788 #define E5_XSTORM_ISCSI_CONN_AG_CTX_BIT20_SHIFT 4
789 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DUMMY_READ_DONE_MASK 0x1 /* bit21 */
790 #define E5_XSTORM_ISCSI_CONN_AG_CTX_DUMMY_READ_DONE_SHIFT 5
791 #define E5_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_MASK 0x3 /* cf23 */
792 #define E5_XSTORM_ISCSI_CONN_AG_CTX_PROC_ONLY_CLEANUP_SHIFT 6
793 u8 byte2 /* byte2 */;
794 __le16 physical_q0 /* physical_q0 */;
795 __le16 physical_q1 /* physical_q1 */;
796 __le16 dummy_dorq_var /* physical_q2 */;
797 __le16 sq_cons /* word3 */;
798 __le16 sq_prod /* word4 */;
799 __le16 word5 /* word5 */;
800 __le16 slow_io_total_data_tx_update /* conn_dpi */;
801 u8 byte3 /* byte3 */;
802 u8 byte4 /* byte4 */;
803 u8 byte5 /* byte5 */;
804 u8 byte6 /* byte6 */;
805 __le32 reg0 /* reg0 */;
806 __le32 reg1 /* reg1 */;
807 __le32 reg2 /* reg2 */;
808 __le32 more_to_send_seq /* reg3 */;
809 __le32 reg4 /* reg4 */;
810 __le32 reg5 /* cf_array0 */;
811 __le32 hq_scan_next_relevant_ack /* cf_array1 */;
812 u8 flags15;
813 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_MASK 0x1 /* bit22 */
814 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_SHIFT 0
815 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_MASK 0x1 /* bit23 */
816 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_SHIFT 1
817 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_MASK 0x1 /* bit24 */
818 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_SHIFT 2
819 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_MASK 0x3 /* cf24 */
820 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_SHIFT 3
821 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_MASK 0x1 /* cf24en */
822 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_SHIFT 5
823 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_MASK 0x1 /* rule26en */
824 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_SHIFT 6
825 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED7_MASK 0x1 /* rule27en */
826 #define E5_XSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED7_SHIFT 7
827 u8 byte7 /* byte7 */;
828 __le16 r2tq_prod /* word7 */;
829 __le16 r2tq_cons /* word8 */;
830 __le16 hq_prod /* word9 */;
831 __le16 hq_cons /* word10 */;
832 __le16 word11 /* word11 */;
833 __le32 remain_seq /* reg7 */;
834 __le32 bytes_to_next_pdu /* reg8 */;
835 __le32 hq_tcp_seq /* reg9 */;
836 u8 byte8 /* byte8 */;
837 u8 byte9 /* byte9 */;
838 u8 byte10 /* byte10 */;
839 u8 byte11 /* byte11 */;
840 u8 byte12 /* byte12 */;
841 u8 byte13 /* byte13 */;
842 u8 byte14 /* byte14 */;
843 u8 byte15 /* byte15 */;
844 __le32 reg10 /* reg10 */;
845 __le32 reg11 /* reg11 */;
846 __le32 reg12 /* reg12 */;
847 __le32 ongoing_fast_rxmit_seq /* reg13 */;
848 __le32 exp_stat_sn /* reg14 */;
849 __le32 reg15 /* reg15 */;
850 __le32 reg16 /* reg16 */;
851 __le32 reg17 /* reg17 */;
852 };
853
854 struct e5_tstorm_iscsi_conn_ag_ctx
855 {
856 u8 reserved0 /* cdu_validation */;
857 u8 state_and_core_id /* state_and_core_id */;
858 u8 flags0;
859 #define E5_TSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_MASK 0x1 /* exist_in_qm0 */
860 #define E5_TSTORM_ISCSI_CONN_AG_CTX_EXIST_IN_QM0_SHIFT 0
861 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
862 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
863 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT2_MASK 0x1 /* bit2 */
864 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT2_SHIFT 2
865 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT3_MASK 0x1 /* bit3 */
866 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT3_SHIFT 3
867 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT4_MASK 0x1 /* bit4 */
868 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT4_SHIFT 4
869 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT5_MASK 0x1 /* bit5 */
870 #define E5_TSTORM_ISCSI_CONN_AG_CTX_BIT5_SHIFT 5
871 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
872 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 6
873 u8 flags1;
874 #define E5_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_MASK 0x3 /* timer1cf */
875 #define E5_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_SHIFT 0
876 #define E5_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_MASK 0x3 /* timer2cf */
877 #define E5_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_SHIFT 2
878 #define E5_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_MASK 0x3 /* timer_stop_all */
879 #define E5_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_SHIFT 4
880 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
881 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 6
882 u8 flags2;
883 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
884 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 0
885 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
886 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 2
887 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF7_MASK 0x3 /* cf7 */
888 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF7_SHIFT 4
889 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF8_MASK 0x3 /* cf8 */
890 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF8_SHIFT 6
891 u8 flags3;
892 #define E5_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_MASK 0x3 /* cf9 */
893 #define E5_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_SHIFT 0
894 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF10_MASK 0x3 /* cf10 */
895 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF10_SHIFT 2
896 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
897 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 4
898 #define E5_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_EN_MASK 0x1 /* cf1en */
899 #define E5_TSTORM_ISCSI_CONN_AG_CTX_P2T_FLUSH_CF_EN_SHIFT 5
900 #define E5_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_EN_MASK 0x1 /* cf2en */
901 #define E5_TSTORM_ISCSI_CONN_AG_CTX_M2T_FLUSH_CF_EN_SHIFT 6
902 #define E5_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_MASK 0x1 /* cf3en */
903 #define E5_TSTORM_ISCSI_CONN_AG_CTX_TIMER_STOP_ALL_EN_SHIFT 7
904 u8 flags4;
905 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
906 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 0
907 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
908 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 1
909 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
910 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 2
911 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF7EN_MASK 0x1 /* cf7en */
912 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF7EN_SHIFT 3
913 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF8EN_MASK 0x1 /* cf8en */
914 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF8EN_SHIFT 4
915 #define E5_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_EN_MASK 0x1 /* cf9en */
916 #define E5_TSTORM_ISCSI_CONN_AG_CTX_FLUSH_Q0_EN_SHIFT 5
917 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF10EN_MASK 0x1 /* cf10en */
918 #define E5_TSTORM_ISCSI_CONN_AG_CTX_CF10EN_SHIFT 6
919 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
920 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 7
921 u8 flags5;
922 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
923 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 0
924 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
925 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 1
926 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
927 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 2
928 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
929 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 3
930 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
931 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 4
932 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
933 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 5
934 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
935 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 6
936 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE8EN_MASK 0x1 /* rule8en */
937 #define E5_TSTORM_ISCSI_CONN_AG_CTX_RULE8EN_SHIFT 7
938 u8 flags6;
939 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_MASK 0x1 /* bit6 */
940 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_SHIFT 0
941 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_MASK 0x1 /* bit7 */
942 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_SHIFT 1
943 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_MASK 0x1 /* bit8 */
944 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_SHIFT 2
945 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_MASK 0x3 /* cf11 */
946 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_SHIFT 3
947 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_MASK 0x1 /* cf11en */
948 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_SHIFT 5
949 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_MASK 0x1 /* rule9en */
950 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_SHIFT 6
951 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED7_MASK 0x1 /* rule10en */
952 #define E5_TSTORM_ISCSI_CONN_AG_CTX_E4_RESERVED7_SHIFT 7
953 u8 cid_offload_cnt /* byte2 */;
954 __le16 word0 /* word0 */;
955 __le32 reg0 /* reg0 */;
956 __le32 reg1 /* reg1 */;
957 __le32 reg2 /* reg2 */;
958 __le32 reg3 /* reg3 */;
959 __le32 reg4 /* reg4 */;
960 __le32 reg5 /* reg5 */;
961 __le32 reg6 /* reg6 */;
962 __le32 reg7 /* reg7 */;
963 __le32 reg8 /* reg8 */;
964 };
965
966 struct e5_ustorm_iscsi_conn_ag_ctx
967 {
968 u8 byte0 /* cdu_validation */;
969 u8 byte1 /* state_and_core_id */;
970 u8 flags0;
971 #define E5_USTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
972 #define E5_USTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
973 #define E5_USTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
974 #define E5_USTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
975 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* timer0cf */
976 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
977 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* timer1cf */
978 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
979 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* timer2cf */
980 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
981 u8 flags1;
982 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF3_MASK 0x3 /* timer_stop_all */
983 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF3_SHIFT 0
984 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF4_MASK 0x3 /* cf4 */
985 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF4_SHIFT 2
986 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF5_MASK 0x3 /* cf5 */
987 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF5_SHIFT 4
988 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF6_MASK 0x3 /* cf6 */
989 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF6_SHIFT 6
990 u8 flags2;
991 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
992 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
993 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
994 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
995 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
996 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
997 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF3EN_MASK 0x1 /* cf3en */
998 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF3EN_SHIFT 3
999 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF4EN_MASK 0x1 /* cf4en */
1000 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF4EN_SHIFT 4
1001 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF5EN_MASK 0x1 /* cf5en */
1002 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF5EN_SHIFT 5
1003 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF6EN_MASK 0x1 /* cf6en */
1004 #define E5_USTORM_ISCSI_CONN_AG_CTX_CF6EN_SHIFT 6
1005 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
1006 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 7
1007 u8 flags3;
1008 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
1009 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 0
1010 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
1011 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 1
1012 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
1013 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 2
1014 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
1015 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 3
1016 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE5EN_MASK 0x1 /* rule5en */
1017 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE5EN_SHIFT 4
1018 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE6EN_MASK 0x1 /* rule6en */
1019 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE6EN_SHIFT 5
1020 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE7EN_MASK 0x1 /* rule7en */
1021 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE7EN_SHIFT 6
1022 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE8EN_MASK 0x1 /* rule8en */
1023 #define E5_USTORM_ISCSI_CONN_AG_CTX_RULE8EN_SHIFT 7
1024 u8 flags4;
1025 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_MASK 0x1 /* bit2 */
1026 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED1_SHIFT 0
1027 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_MASK 0x1 /* bit3 */
1028 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED2_SHIFT 1
1029 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_MASK 0x3 /* cf7 */
1030 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED3_SHIFT 2
1031 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_MASK 0x3 /* cf8 */
1032 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED4_SHIFT 4
1033 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_MASK 0x1 /* cf7en */
1034 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED5_SHIFT 6
1035 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_MASK 0x1 /* cf8en */
1036 #define E5_USTORM_ISCSI_CONN_AG_CTX_E4_RESERVED6_SHIFT 7
1037 u8 byte2 /* byte2 */;
1038 __le16 word0 /* conn_dpi */;
1039 __le16 word1 /* word1 */;
1040 __le32 reg0 /* reg0 */;
1041 __le32 reg1 /* reg1 */;
1042 __le32 reg2 /* reg2 */;
1043 __le32 reg3 /* reg3 */;
1044 __le16 word2 /* word2 */;
1045 __le16 word3 /* word3 */;
1046 };
1047
1048 struct e5_mstorm_iscsi_conn_ag_ctx
1049 {
1050 u8 reserved /* cdu_validation */;
1051 u8 state_and_core_id /* state_and_core_id */;
1052 u8 flags0;
1053 #define E5_MSTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
1054 #define E5_MSTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
1055 #define E5_MSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
1056 #define E5_MSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
1057 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* cf0 */
1058 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
1059 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* cf1 */
1060 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
1061 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* cf2 */
1062 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
1063 u8 flags1;
1064 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
1065 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
1066 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
1067 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
1068 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
1069 #define E5_MSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
1070 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
1071 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 3
1072 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
1073 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 4
1074 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
1075 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 5
1076 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
1077 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 6
1078 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
1079 #define E5_MSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 7
1080 __le16 word0 /* word0 */;
1081 __le16 word1 /* word1 */;
1082 __le32 reg0 /* reg0 */;
1083 __le32 reg1 /* reg1 */;
1084 };
1085
1086 /*
1087 * iscsi connection context
1088 */
1089 struct e5_iscsi_conn_context
1090 {
1091 struct ystorm_iscsi_conn_st_ctx ystorm_st_context /* ystorm storm context */;
1092 struct regpair ystorm_st_padding[2] /* padding */;
1093 struct pstorm_iscsi_tcp_conn_st_ctx pstorm_st_context /* pstorm storm context */;
1094 struct regpair pstorm_st_padding[2] /* padding */;
1095 struct pb_context xpb2_context /* xpb2 context */;
1096 struct xstorm_iscsi_tcp_conn_st_ctx xstorm_st_context /* xstorm storm context */;
1097 struct regpair xstorm_st_padding[2] /* padding */;
1098 struct e5_xstorm_iscsi_conn_ag_ctx xstorm_ag_context /* xstorm aggregative context */;
1099 struct e5_tstorm_iscsi_conn_ag_ctx tstorm_ag_context /* tstorm aggregative context */;
1100 struct regpair tstorm_ag_padding[2] /* padding */;
1101 struct timers_context timer_context /* timer context */;
1102 struct e5_ustorm_iscsi_conn_ag_ctx ustorm_ag_context /* ustorm aggregative context */;
1103 struct pb_context upb_context /* upb context */;
1104 struct tstorm_iscsi_conn_st_ctx tstorm_st_context /* tstorm storm context */;
1105 struct regpair tstorm_st_padding[2] /* padding */;
1106 struct e5_mstorm_iscsi_conn_ag_ctx mstorm_ag_context /* mstorm aggregative context */;
1107 struct mstorm_iscsi_tcp_conn_st_ctx mstorm_st_context /* mstorm storm context */;
1108 struct ustorm_iscsi_conn_st_ctx ustorm_st_context /* ustorm storm context */;
1109 };
1110
1111 /*
1112 * iSCSI init params passed by driver to FW in iSCSI init ramrod
1113 */
1114 struct iscsi_init_ramrod_params
1115 {
1116 struct iscsi_spe_func_init iscsi_init_spe /* parameters initialized by the miniport and handed to bus-driver */;
1117 struct tcp_init_params tcp_init /* TCP parameters initialized by the bus-driver */;
1118 };
1119
1120 struct e4_ystorm_iscsi_conn_ag_ctx
1121 {
1122 u8 byte0 /* cdu_validation */;
1123 u8 byte1 /* state */;
1124 u8 flags0;
1125 #define E4_YSTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
1126 #define E4_YSTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
1127 #define E4_YSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
1128 #define E4_YSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
1129 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* cf0 */
1130 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
1131 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* cf1 */
1132 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
1133 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* cf2 */
1134 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
1135 u8 flags1;
1136 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
1137 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
1138 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
1139 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
1140 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
1141 #define E4_YSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
1142 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
1143 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 3
1144 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
1145 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 4
1146 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
1147 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 5
1148 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
1149 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 6
1150 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
1151 #define E4_YSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 7
1152 u8 byte2 /* byte2 */;
1153 u8 byte3 /* byte3 */;
1154 __le16 word0 /* word0 */;
1155 __le32 reg0 /* reg0 */;
1156 __le32 reg1 /* reg1 */;
1157 __le16 word1 /* word1 */;
1158 __le16 word2 /* word2 */;
1159 __le16 word3 /* word3 */;
1160 __le16 word4 /* word4 */;
1161 __le32 reg2 /* reg2 */;
1162 __le32 reg3 /* reg3 */;
1163 };
1164
1165 struct e5_ystorm_iscsi_conn_ag_ctx
1166 {
1167 u8 byte0 /* cdu_validation */;
1168 u8 byte1 /* state_and_core_id */;
1169 u8 flags0;
1170 #define E5_YSTORM_ISCSI_CONN_AG_CTX_BIT0_MASK 0x1 /* exist_in_qm0 */
1171 #define E5_YSTORM_ISCSI_CONN_AG_CTX_BIT0_SHIFT 0
1172 #define E5_YSTORM_ISCSI_CONN_AG_CTX_BIT1_MASK 0x1 /* exist_in_qm1 */
1173 #define E5_YSTORM_ISCSI_CONN_AG_CTX_BIT1_SHIFT 1
1174 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF0_MASK 0x3 /* cf0 */
1175 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF0_SHIFT 2
1176 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF1_MASK 0x3 /* cf1 */
1177 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF1_SHIFT 4
1178 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF2_MASK 0x3 /* cf2 */
1179 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF2_SHIFT 6
1180 u8 flags1;
1181 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF0EN_MASK 0x1 /* cf0en */
1182 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF0EN_SHIFT 0
1183 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF1EN_MASK 0x1 /* cf1en */
1184 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF1EN_SHIFT 1
1185 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF2EN_MASK 0x1 /* cf2en */
1186 #define E5_YSTORM_ISCSI_CONN_AG_CTX_CF2EN_SHIFT 2
1187 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE0EN_MASK 0x1 /* rule0en */
1188 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE0EN_SHIFT 3
1189 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE1EN_MASK 0x1 /* rule1en */
1190 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE1EN_SHIFT 4
1191 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE2EN_MASK 0x1 /* rule2en */
1192 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE2EN_SHIFT 5
1193 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE3EN_MASK 0x1 /* rule3en */
1194 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE3EN_SHIFT 6
1195 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE4EN_MASK 0x1 /* rule4en */
1196 #define E5_YSTORM_ISCSI_CONN_AG_CTX_RULE4EN_SHIFT 7
1197 u8 byte2 /* byte2 */;
1198 u8 byte3 /* byte3 */;
1199 __le16 word0 /* word0 */;
1200 __le32 reg0 /* reg0 */;
1201 __le32 reg1 /* reg1 */;
1202 __le16 word1 /* word1 */;
1203 __le16 word2 /* word2 */;
1204 __le16 word3 /* word3 */;
1205 __le16 word4 /* word4 */;
1206 __le32 reg2 /* reg2 */;
1207 __le32 reg3 /* reg3 */;
1208 };
1209
1210 #endif /* __ECORE_HSI_ISCSI__ */
Cache object: 83aa564253dc7460e1399f5cc7736eb5
|